Xilinx przedstawia swoją rewolucyjną platformę adaptacyjnej akceleracji obliczeniowej



Xilinx, Inc., the leader in adaptive and intelligent computing, today announced a new breakthrough product category called adaptive compute acceleration platform (ACAP) that goes far beyond the capabilities of an FPGA. An ACAP is a highly integrated multi-core heterogeneous compute platform that can be changed at the hardware level to adapt to the needs of a wide range of applications and workloads. An ACAP's adaptability, which can be done dynamically during operation, delivers levels of performance and performance per-watt that is unmatched by CPUs or GPUs.

ACAP idealnie nadaje się do przyspieszenia szerokiej gamy aplikacji w nowej erze dużych zbiorów danych i sztucznej inteligencji. Należą do nich: transkodowanie wideo, baza danych, kompresja danych, wyszukiwanie, wnioskowanie AI, genomika, widzenie maszynowe, pamięć obliczeniowa i przyspieszenie sieci. Twórcy oprogramowania i sprzętu będą mogli projektować produkty oparte na ACAP dla aplikacji końcowych, krawędziowych i chmurowych. Pierwsza rodzina produktów ACAP, o nazwie kodowej „Everest”, zostanie opracowana w technologii procesowej TSMC 7 nm i zostanie wprowadzona na rynek w tym roku. „Jest to poważne zakłócenie technologii w branży i nasze największe osiągnięcie inżynieryjne od czasu wynalezienia układu FPGA” - mówi Victor Peng, prezes i dyrektor generalny Xilinx. „Ta rewolucyjna nowa architektura jest częścią szerszej strategii, która przenosi firmę poza układy FPGA i wspiera tylko programistów sprzętu. Wprowadzenie produktów ACAP w centrum danych, a także na naszych szerokich rynkach, przyspieszy powszechne korzystanie z adaptacyjnego przetwarzania danych, dzięki czemu inteligentny, połączony i dostosowujący się świat stanie się rzeczywistością wcześniej ”.

DANE TECHNICZNE ACAP
ACAP ma - u podstaw - nową generację struktury FPGA z rozproszoną pamięcią i sprzętowo programowalnymi blokami DSP, wielordzeniowym SoC i jednym lub więcej programowalnymi, ale przystosowalnymi sprzętowo silnikami obliczeniowymi, wszystkie połączone przez sieć na układzie scalonym ( NoC). ACAP ma również wysoce zintegrowaną programowalną funkcjonalność We / Wy, od zintegrowanych programowalnych kontrolerów pamięci, zaawansowanej technologii SerDes i najnowocześniejszych RF-ADC / DAC, po zintegrowaną pamięć High Bandwidth Memory (HBM) w zależności od wariantu urządzenia.

Twórcy oprogramowania będą mogli celować w systemy oparte na ACAP za pomocą narzędzi takich jak C / C ++, OpenCL i Python. ACAP można również programować na poziomie RTL za pomocą narzędzi FPGA.

„Tak wygląda przyszłość komputerów” - mówi Patrick Moorhead, założyciel Moor Insights & Strategy. „Mówimy o zdolności do sekwencjonowania genomu w ciągu kilku minut, w porównaniu do kilku dni. Mówimy o centrach danych, które są w stanie zaprogramować swoje serwery do zmiany obciążeń w zależności od wymagań obliczeniowych, takich jak transkodowanie wideo w ciągu dnia, a następnie rozpoznawanie obrazu w nocy. To znaczące.

ACAP jest rozwijany od czterech lat przy skumulowanej inwestycji w badania i rozwój w wysokości ponad miliarda dolarów (USD). Obecnie w Xilinx pracuje ponad 1500 inżynierów sprzętu i oprogramowania, którzy projektują „ACAP i Everest”. Narzędzia programowe zostały dostarczone do kluczowych klientów. „Everest” zostanie wydany w 2018 r., A przesyłki klientów - w 2019 r.

„NAJWYŻSZE” POPRAWY WYDAJNOŚCI
'Everest' is expected to achieve 20x performance improvement on deep neural networks compared to today's latest 16nm Virtex VU9P FPGA. 'Everest'-based 5G remote radio heads will have 4x the bandwidth versus the latest 16nm-based radios. A wide variety of applications across multiple markets like automotive; industrial, scientific and medical; aerospace and defense; test, measurement and emulation; audio/video and broadcast; and the consumer markets will see a significant performance increase and greater power efficiency.